H.264AVC编码器中分数像素运动估计的VLSI设计与FPGA验证的封面
书籍主题:

H.264AVC编码器中分数像素运动估计的VLSI设计与FPGA验证

金琅学术出版社 (2018-02-21 )

Books loader

Omni badge 有获得代金券的资格
ISBN-13:

978-620-2-41117-2

ISBN-10:
6202411171
EAN:
9786202411172
书籍语言:
作品简介:
在H.264/AVC视频编码器系统芯片的设计过程中,整个运动估计(Motion Estimation, ME)部分将决定着整个编码器的实时编码性能。整数像素运动估计(IME)模块主要完成多参考帧、大范围、粗精度的帧间匹配搜索;它可以采用快速搜索算法和高度的并行处理结构来满足编码器的实时运算需求;而对于分数像素运动估计(FME)模块,它是在整数像素运动估计的基础上,再对宏块的41×n个(n个参考帧)分割子块进行小范围、率失真优化(RDO)控制下、更高精度的1/2像素和1/4像素匹配搜索,并且还要根据41×n个分割子块的分数像素匹配搜索结果,完成宏块的最终编码模式的选取;以及宏块的帧间运动补偿。 因此,书中针对H.264/AVC的帧间编码算法和具体的编码系统设计需求,提出了分数像素运动估计(FME)基于流水的VLSI设计结构。再通过分析完成了整个FME模块的细致层次划分;同时,也依据面积与速度的平衡互换设计原则,对FME编码算法进行了适当的优化调整;完成了FME各个子模块的VLSI结构设计和相应的Verilog HDL代码编写和调试。最后在Altera公司的DE2开发板(Cyclone® II EP2C35F672C6 FPGA)上进行了FME模块的VLSI设计验证,验证的结果也表明了本设计的可行性。
出版社 :
金琅学术出版社
网址:
https://www.goldenlight-publishing.com
由(作者):
庆春 王, 晓燕 何
页码 :
88
发表日期:
2018-02-21
现货:
备有现货
类别:
电子学,电子-技术,通信技术
价格:
17.80 €
关键词:
FPGA, H.264/AVC编码器, 分数像素运动估计(FME), 率失真优化(RDO), 运动补偿(MC)

Books loader

时事通讯

Adyen::amex Adyen::mc Adyen::visa Adyen::cup Adyen::unionpay Paypal 银行转帐

LOGIN
  0产品在购物车内
编辑购物车
Loading frontend
LOADING